SYNOPSYS新一代實(shí)體設(shè)計(jì)解決方案
出處:yadog 發(fā)布于:2007-04-28 10:19:37
新思科技Synopsys, Inc.今天推出新一代實(shí)體設(shè)計(jì)解決方案Galaxy™ IC Compiler。包括Agere Systems、ARM等早期使用的客戶都認(rèn)可此產(chǎn)品。IC Compiler整合以往各自的獨(dú)立作業(yè),進(jìn)一步提升新一代的實(shí)體設(shè)計(jì)解決方案。這是款將實(shí)體合成、時(shí)脈樹合成、繞線、良率化與驗(yàn)收相關(guān)性整合的實(shí)體設(shè)計(jì)解決方案,實(shí)現(xiàn)優(yōu)異的設(shè)計(jì)效能并大幅改善生產(chǎn)力。IC Compiler作為Synopsys Galaxy Design Platform的,成為從RTL到芯片制程互相密合的解決方案。
科技巨輪飛快的前進(jìn)再加上消費(fèi)者導(dǎo)向市場(chǎng)的瞬息萬變,使得結(jié)果與成本結(jié)果同樣重要且彼此關(guān)系密切。于是需要系統(tǒng)化解決方案處理如此多變的環(huán)境,能針對(duì)RTL一直到芯片的制程,提供時(shí)序、區(qū)域、耗電量、測(cè)試性與良率共同一致的化。今天,Galaxy Design Platform成為設(shè)計(jì)師的解決方案。隨著科技的挑戰(zhàn)不斷倍增,客戶與Synopsys合作促成Galaxy Design Platform持續(xù)演進(jìn),并發(fā)展出IC Compiler,成為實(shí)體設(shè)計(jì)在效能與生產(chǎn)力方面的關(guān)鍵工具。
IC Compiler利用Synopsys在合成、時(shí)序、配置、繞線、蝕刻與驗(yàn)收上的技術(shù),再配合實(shí)體設(shè)計(jì)的創(chuàng)新作法,提供高結(jié)果品質(zhì)。這一代的解決方案將實(shí)體設(shè)計(jì)步驟整合為單一執(zhí)行工具,但成效不明顯,因?yàn)榕渲?、時(shí)脈樹合成與繞線,都是各自獨(dú)立而不相關(guān)的步驟。除此之外,良率化與時(shí)序驗(yàn)收(Sign-off)也還是獨(dú)立的步驟。IC Compiler經(jīng)過對(duì)化、良率改善及時(shí)序/訊號(hào)完整性的創(chuàng)新,消除它們之間的鴻溝。IC Compiler的一項(xiàng)重要?jiǎng)?chuàng)新技術(shù),是XPS技術(shù)。XPS延伸實(shí)體合成至完整配置與繞線,打破目前在這一代解決方案中,配置、時(shí)脈樹與繞線之間的障礙。
IC Compiler預(yù)計(jì)從2005年6月起,提供給業(yè)界作生產(chǎn)使用
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 數(shù)字電源控制與傳統(tǒng)模擬控制的深度對(duì)比2026/2/2 11:06:56
- 模擬信號(hào)調(diào)理電路技術(shù)設(shè)計(jì)與選型運(yùn)維指南2025/12/30 10:08:16
- 運(yùn)算放大器壓擺率的核心要點(diǎn)2025/9/5 16:27:55
- 深度剖析放大器穩(wěn)定系數(shù) K 與 Mu 的差異2025/9/2 16:44:05
- 什么是運(yùn)算放大器失調(diào)電流2025/9/1 17:01:22
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









