如何降低便攜式設(shè)備的待機(jī)功耗
出處:fangjie654 發(fā)布于:2007-04-03 19:26:07
隨著便攜式設(shè)備中新功能的不斷增加,節(jié)省功率的創(chuàng)新設(shè)計(jì)解決方案變得越來越重要。而對(duì)設(shè)備更長(zhǎng)運(yùn)行時(shí)間的需求也極大地影響著消費(fèi)者的購(gòu)買選擇和一些關(guān)鍵任務(wù)的設(shè)計(jì)選擇。本文討論的技術(shù)可以應(yīng)對(duì)便攜式設(shè)備電源管理設(shè)計(jì)在內(nèi)核電壓、能耗管理和電池壽命等方面所面臨的挑戰(zhàn)。
處理器內(nèi)核在全功率模式下的功耗與工作頻率和Vcore2成比例。根據(jù)處理器的工作頻率,內(nèi)核電壓可被動(dòng)態(tài)和地調(diào)節(jié)到較低限值,從而達(dá)到降低功耗的目的。
在待機(jī)模式下,由于微處理器或DSP的內(nèi)核通常呈阻抗特性,因此電源管理沒有在全功率模式下那么復(fù)雜。電壓主要用于維持存儲(chǔ)器和寄存器的狀態(tài)。由于較新的內(nèi)核設(shè)計(jì)都采用較低的電壓,因此消耗的電流也較少,可以顯著改善待機(jī)時(shí)的功耗。
本文將介紹如何利用非常簡(jiǎn)單的電壓調(diào)節(jié)技術(shù)以及Micrel公司MIC2214芯片上的TTL兼容邏輯輸入來有效地降低待機(jī)時(shí)的功耗。
用于蜂窩電話和PDA基帶及DSP的雙LDO
MIC2214是一個(gè)帶有開漏驅(qū)動(dòng)器和上電復(fù)位電路的雙 μCap低壓降線性調(diào)節(jié)器。個(gè)穩(wěn)壓器可以提供150mA的電流,第二個(gè)穩(wěn)壓器多可以提供300mA電流,并包含上電復(fù)位功能。MIC2214的地電流非常低,每個(gè)LDO只有24μA。MIC2214有一個(gè)兼容TTL邏輯的使能引腳,可使芯片進(jìn)入零關(guān)斷模式電流狀態(tài),因此在不工作時(shí)幾乎不消耗電流。固定電壓輸出的MIC2214采用3 x 3 MLF 封裝,而可調(diào)電壓輸出的MIC2214則采用4 x 4 MLF 封裝形式。
是帶可調(diào)輸出電壓的MIC2214內(nèi)部方框圖。SW引腳在內(nèi)部驅(qū)動(dòng)一個(gè)NMOS門。當(dāng)SW低時(shí),DRV開路;當(dāng)SW高時(shí),DRV短接到地。
利用MIC2214可實(shí)現(xiàn)輸出電壓調(diào)節(jié),電路如所示。通過將TTL兼容的SW引腳置高或置低,輸出電壓可以在兩個(gè)輸出電壓值之間變化(見表1)。
SW
DRV
VOUT
0
Open
VOUT LOW = 1.25 (R1+R2)/R2
1
Short to GND
VOUT HIGH = 1.25 (RA+R1)/RA
其中Eq1:RA = R2*R3/(R2+R3)
采用以下電阻值時(shí)對(duì)上述電路進(jìn)行測(cè)試。
R1= 50kΩ
R2= 255kΩ
R3= 210kΩ
:利用MIC2214調(diào)節(jié)輸出電壓。
集成在MIC2214內(nèi)的開關(guān)(參考)具有幾百毫歐級(jí)的RDS(開),因此在計(jì)算輸出電壓時(shí)可以忽略不計(jì)。不過在選擇電阻時(shí),應(yīng)仔細(xì)選用阻值在100kΩ范圍內(nèi)的的電阻。如采用上述R1、R2和R3的阻值,將得到:
Vout low = 1.5V
以及 Vout high= 1.8V
所示當(dāng)SW引腳置高時(shí),輸出電壓從1.5V到1.8V的變化。
:SW引腳置高時(shí)(CH4),輸出電壓從1.5V到1.8V的變化。
如前所述,數(shù)字處理器的內(nèi)核在待機(jī)狀態(tài)時(shí)呈阻性。如果內(nèi)核上加1.8V電壓,并且只需1mA的載流,那么阻抗就是1800Ω。當(dāng)內(nèi)核加1.5V電壓,需要電流則更小。功耗也因此從1.8mW下降到1.25mW,下降幅度達(dá)30%,從而可以延長(zhǎng)30%的待機(jī)時(shí)間。
總之,隨著便攜式設(shè)備中新功能的不斷增加,節(jié)省功率的創(chuàng)新設(shè)計(jì)解決方案將變得越來越重要。此外,對(duì)更長(zhǎng)通話和運(yùn)行時(shí)間的需求將驅(qū)動(dòng)消費(fèi)者的購(gòu)買選擇和一些關(guān)鍵任務(wù)的設(shè)計(jì)選擇。本文討論的技術(shù)可以成功運(yùn)用于待機(jī)時(shí)間超過80%的基帶處理器。該技術(shù)同樣可以滿足那些必須工作,但又有很多時(shí)間處于待機(jī)狀態(tài)的應(yīng)用處理器的內(nèi)核電壓要求,例如照相機(jī)加速器DSP。
作者:Ralph Monteiro
便攜產(chǎn)品市場(chǎng)經(jīng)理
Micrel公司
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 數(shù)字電源控制與傳統(tǒng)模擬控制的深度對(duì)比2026/2/2 11:06:56
- 模擬信號(hào)調(diào)理電路技術(shù)設(shè)計(jì)與選型運(yùn)維指南2025/12/30 10:08:16
- 運(yùn)算放大器壓擺率的核心要點(diǎn)2025/9/5 16:27:55
- 深度剖析放大器穩(wěn)定系數(shù) K 與 Mu 的差異2025/9/2 16:44:05
- 什么是運(yùn)算放大器失調(diào)電流2025/9/1 17:01:22
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









