日韩欧美自拍在线观看-欧美精品在线看片一区二区-高清性视频一区二区播放-欧美日韩女优制服另类-国产精品久久久久久av蜜臀-成人在线黄色av网站-肥臀熟妇一区二区三区-亚洲视频在线播放老色-在线成人激情自拍视频

基于流水線技術(shù)的并行高效FIR濾波器設(shè)計(jì)

出處:ctq5207 發(fā)布于:2007-04-19 11:36:42

摘要:基于流水線技術(shù),利用FPGA進(jìn)行并行可重復(fù)配置高的FIR濾波器設(shè)計(jì)。使用VHDL可以很方便地改變?yōu)V波器的系數(shù)和階數(shù)。在DSP中采用這種FIR濾波器的設(shè)計(jì)方法可以充分發(fā)揮FPGA的優(yōu)勢(shì)。

    關(guān)鍵詞:FIR濾波器 FPGA 流水線技術(shù)

數(shù)字濾波器可以濾除多余的噪聲,擴(kuò)展信號(hào)頻帶,完成信號(hào)預(yù)調(diào),改變信號(hào)的特定頻譜分量,從而得到預(yù)期的結(jié)果。數(shù)字濾波器在DVB、無(wú)線通信等數(shù)字信號(hào)處理中有著廣泛的應(yīng)用。在數(shù)字信號(hào)處理中,傳統(tǒng)濾波器通過(guò)高速乘法累加器實(shí)現(xiàn),這種方法在下一個(gè)采樣周期到來(lái)期間,只能進(jìn)行有限操作,從而限制了帶寬?,F(xiàn)實(shí)中的信號(hào)都是以一定的序列進(jìn)入處理器的,因此處理器在一個(gè)時(shí)鐘周期內(nèi)只能處理有限的位數(shù),不能完全并行處理?;诓⑿辛魉€結(jié)構(gòu)的FIR濾波器可以使筆者設(shè)計(jì)的64階或者128階濾波器與16階濾波器的速度一樣快,其顯著特別是在算法的每一個(gè)階段存取數(shù)據(jù)。FPGA結(jié)構(gòu)使得以采樣速率處理數(shù)字信號(hào)成為常數(shù)乘法器的理想載體,提高了整個(gè)系統(tǒng)的性能。由于設(shè)計(jì)要求的差異,如字長(zhǎng)、各級(jí)輸出的保留等不同,在整個(gè)設(shè)計(jì)過(guò)程中,各個(gè)環(huán)節(jié)也有所不同,這就需要根據(jù)不同的要求對(duì)數(shù)據(jù)進(jìn)行不同的處理,如截?cái)?、擴(kuò)展等,從而設(shè)計(jì)出既滿足設(shè)計(jì)需要,又節(jié)省FPGA資源的電路。
圖1 并行濾波器結(jié)構(gòu)
1 FIR并行濾波器結(jié)構(gòu)

數(shù)字濾波器主要通過(guò)乘法器、加法器和移位寄存器實(shí)現(xiàn)。串行處理方式在階數(shù)較大時(shí),處理速度較慢。而現(xiàn)代數(shù)字信號(hào)處理要求能夠快速、實(shí)時(shí)處理數(shù)據(jù),并行處理數(shù)據(jù)能夠提高信號(hào)處理能力,其結(jié)構(gòu)如圖1所示。
圖2 查找表相乘和累加
    從上面的算法可以看出,處理數(shù)據(jù)的采樣時(shí)鐘對(duì)每一個(gè)抽頭來(lái)說(shuō)都是并行的,并且加法器和移位寄存器采用級(jí)聯(lián)方式,完成了累加器的功能,綜合了加法器和移位寄存器的優(yōu)點(diǎn),而且這種算法的各級(jí)結(jié)構(gòu)相同,方便擴(kuò)展,實(shí)現(xiàn)了任意階數(shù)的濾波器。算法中,真正點(diǎn)用系統(tǒng)資源的是乘法器。如果將系數(shù)量化成二進(jìn)制,就能采用移位寄存器和加法器實(shí)現(xiàn)乘法功能。對(duì)于一個(gè)特定的濾波器,由于它有固定的系數(shù),乘法功能就是一個(gè)長(zhǎng)數(shù)乘法器。下面將討論乘法器的設(shè)計(jì)問(wèn)題。

2 FIR并行濾波器的乘法器設(shè)計(jì)

在并行濾波器的設(shè)計(jì)中,每一個(gè)乘法器的一端輸入數(shù)據(jù),另一端為固定常數(shù)。對(duì)于常數(shù)乘法器,可以預(yù)先將常數(shù)的部分乘積結(jié)構(gòu)存儲(chǔ)起來(lái),然后通過(guò)查表的方式實(shí)現(xiàn)兩個(gè)數(shù)據(jù)的乘積。以16位輸入、常數(shù)為14位的乘法器為例,給出其實(shí)現(xiàn)結(jié)構(gòu)如圖2所示。

對(duì)于無(wú)符號(hào)數(shù)來(lái)說(shuō),這是一種理想結(jié)構(gòu)。但是在實(shí)際使用中,通常使用有符號(hào)數(shù)且常用補(bǔ)碼的形式,因此需要對(duì)這種結(jié)構(gòu)進(jìn)行改進(jìn)。一種改進(jìn)方法是將輸入的數(shù)據(jù)分開,即的幾位作為有符號(hào)數(shù)處理,其它作為無(wú)符號(hào)數(shù)處理。第二種改進(jìn)方法是將符號(hào)數(shù)經(jīng)過(guò)補(bǔ)碼/原碼變換器變換成原碼,然后,將原碼作為無(wú)符號(hào)數(shù)處理,通過(guò)有符號(hào)數(shù)的符號(hào)位來(lái)控制加法器的加減。第三種改進(jìn)方法是一種優(yōu)化方法,即要用三個(gè)二進(jìn)制補(bǔ)碼變換器,處理輸入的有符號(hào)數(shù)和濾波器的系數(shù),這樣可以避免使用有符號(hào)數(shù)的乘法和加法運(yùn)算。具體的乘法累加器運(yùn)算過(guò)程及結(jié)果如圖3所示。其中,對(duì)應(yīng)乘數(shù)高位和低位部分積p1(n)和p2(2)可以分別先垂直相加后水平相加,或者先水平相加后垂直相加,的結(jié)果是一樣的。若采用后種方法,由于FIR濾波器的h(n)均為常數(shù),得到部分積的矢量乘法運(yùn)算就演變成了查表法,其中,S1(n)表示S(n)的有效,p1表示有效位部分積之和。
圖4 有符號(hào)數(shù)查找表優(yōu)化結(jié)構(gòu)
    同理,得p2,將p2左移一位與p1相加,便得到結(jié)果。這種查表法就是采用流水線技術(shù)進(jìn)行FIR濾波器算法分解的基礎(chǔ),當(dāng)字長(zhǎng)增加時(shí),相應(yīng)得到p3、p4等。并相應(yīng)移位相加即可。

采用流水線技術(shù)和加法器的資源共享技術(shù)可以更好地提高常數(shù)乘法器的優(yōu)越性。16比特輸入、14比特常數(shù)的這種方法的常數(shù)乘法器的結(jié)構(gòu)如圖4所示。
圖5 優(yōu)化FIR濾波器結(jié)構(gòu)
    在這種結(jié)構(gòu)中,時(shí)鐘是f1,內(nèi)部操作的時(shí)鐘是4×f1,其中的4個(gè)多路復(fù)用器每次可以從16路信號(hào)中選出4位用作ROM的地址線。每次4位地址從ROM中讀出數(shù)據(jù),經(jīng)過(guò)相應(yīng)的移位相加即可,兩位計(jì)數(shù)器用來(lái)控制這些多路復(fù)位器的輸出。

3 FIR濾波器的FPGA實(shí)現(xiàn)

按照第2節(jié)所描述的第三種優(yōu)化方法實(shí)現(xiàn)常數(shù)乘法器,乘法器輸出以后按照?qǐng)D4所示的濾波器結(jié)構(gòu),通過(guò)流水線技術(shù)的加法器可以實(shí)現(xiàn)高效的濾波器。值得注意的是:在乘法器輸出的時(shí)候需要對(duì)輸出的數(shù)據(jù)進(jìn)行一位擴(kuò)展,可以避免加法器的溢出問(wèn)題。

為了有效地利用資源,先通過(guò)多路復(fù)用器將輸入的序列復(fù)選出來(lái),這樣所有常數(shù)乘法器可以共用一個(gè)多路復(fù)用器,然后通過(guò)ROM查表方法實(shí)現(xiàn)常數(shù)乘法器。優(yōu)化后的原理結(jié)構(gòu)如5所示。

4 FIR濾波器的電路設(shè)計(jì)與仿真結(jié)果

在數(shù)字濾波器設(shè)計(jì)時(shí),首先根據(jù)濾波器的頻率特性,選定濾波器的長(zhǎng)度和每一節(jié)的系數(shù)。就目前的設(shè)計(jì)手段而言,對(duì)節(jié)數(shù)和系數(shù)的計(jì)算可以采用等波動(dòng)REMEZ逼近算法編程計(jì)算。但是,目前的方法還是使用使用的EDA軟件來(lái)完成。在選擇了設(shè)計(jì)方法和設(shè)計(jì)要求后,計(jì)算出各節(jié)系數(shù),并以圖形的直觀形式顯示幅頻、相頻、沖激響應(yīng)和零極點(diǎn)圖。

圖6是一個(gè)采用等波動(dòng)設(shè)計(jì)方法生成的均方根升余弦(RRC)FIR濾波器的頻域特性。其中,滾降系數(shù)為0.35,輸入數(shù)據(jù)率是2.048MHz。

由于在數(shù)字濾波器中,各節(jié)系數(shù)字長(zhǎng)有限,所以還要對(duì)計(jì)算出來(lái)的實(shí)系數(shù)進(jìn)行量化處理,即浮點(diǎn)數(shù)向定點(diǎn)數(shù)轉(zhuǎn)換。系數(shù)量化后的頻域特性如圖7所示,量化字長(zhǎng)為12。

    比較圖6與圖7,不難看出,系數(shù)在量化前后的頻域特性是不同的,量化帶來(lái)了頻域特性的惡化。在驗(yàn)證了量化后的頻域特性滿足設(shè)計(jì)要求和系數(shù)的有效性之后,就可以進(jìn)行FPGA電路的設(shè)計(jì)。

筆者采用流水線技術(shù),根據(jù)得到的濾波器系數(shù)用VHDL語(yǔ)言編寫了濾波器程序。為了充分利用FPGA中四輸入查找表的電路結(jié)構(gòu),一般采用每8節(jié)為濾波器的一個(gè)基本單元。設(shè)計(jì)中通過(guò)采用流水線技術(shù)提高速度,對(duì)于更多階數(shù)濾波器的設(shè)計(jì),可以采用擴(kuò)展的方法來(lái)實(shí)現(xiàn)。仿真結(jié)果如圖8所示。
圖8 高效濾波器頻率特征
    本文介紹了并行高效數(shù)字濾波器的設(shè)計(jì)方法,給出了電路的仿真結(jié)果。利用VHDL語(yǔ)言,采用可重復(fù)配置的FPGA,降低了設(shè)計(jì)成本,提高了系統(tǒng)的適用性。由于FIR濾波器的系數(shù)是常數(shù),可以保存在ROM中,在運(yùn)算的通過(guò)查找表的方法可很快得到乘法輸出,減少了使用的資源和布線延時(shí),節(jié)省了運(yùn)算時(shí)間。在設(shè)計(jì)中,充分利用先進(jìn)的EDA團(tuán)體操,大大提高了設(shè)計(jì)效率。


  

參考文獻(xiàn):

[1]. ROM datasheet http://www.hbjingang.com/datasheet/ROM_1188413.html.
[2]. 2.048MHz datasheet http://www.hbjingang.com/datasheet/2.048MHz_1136449.html.


關(guān)鍵詞:基于流水線技術(shù)的并行高效FIR濾波器設(shè)計(jì)

版權(quán)與免責(zé)聲明

凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。

本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。

如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。

廣告
OEM清單文件: OEM清單文件
*公司名:
*聯(lián)系人:
*手機(jī)號(hào)碼:
QQ:
有效期:

掃碼下載APP,
一鍵連接廣大的電子世界。

在線人工客服

買家服務(wù):
賣家服務(wù):
技術(shù)客服:

0571-85317607

網(wǎng)站技術(shù)支持

13606545031

客服在線時(shí)間周一至周五
9:00-17:30

關(guān)注官方微信號(hào),
第一時(shí)間獲取資訊。

建議反饋

聯(lián)系人:

聯(lián)系方式:

按住滑塊,拖拽到最右邊
>>
感謝您向阿庫(kù)提出的寶貴意見(jiàn),您的參與是維庫(kù)提升服務(wù)的動(dòng)力!意見(jiàn)一經(jīng)采納,將有感恩紅包奉上哦!