控制DS26528和DS26524的發(fā)送脈沖
出處:xynicke 發(fā)布于:2007-04-17 12:23:04
T1和E1發(fā)送波形的可編程段
通過DS26528和DS26524的內(nèi)部寄存器,可以對(duì)發(fā)送脈沖的兩個(gè)主要屬性進(jìn)行控制:幅度和定時(shí)。T1和E1發(fā)送脈沖分為幾段,每段都可以單獨(dú)控制,以提供所要求的信號(hào)波形。圖1顯示了T1脈沖的分段,以及控制每一段的寄存器。圖2為E1脈沖的類似信息。
T1和E發(fā)送波形的幅度控制
控制DS26528和DS26524發(fā)送脈沖幅度的方式有以下兩種:
調(diào)整DAC增益
利用L1TXLAE寄存器的DAC[3:0]位可同時(shí)對(duì)T1或E1電平進(jìn)行正向和負(fù)向調(diào)整。
局部波形電平調(diào)整
通過Level Adjustment寄存器中的WLA[3:0]位,可對(duì)波形的特定段進(jìn)行微調(diào)。電平調(diào)整的步長(zhǎng)與設(shè)置的DAC增益成比例。如果DAC增益提高10%,則步長(zhǎng)也相應(yīng)增加10%。
T1和E1發(fā)送波形計(jì)定時(shí)控制
DS26528和DS26524發(fā)送脈沖的定時(shí)由Level Adjustment寄存器的CEA[2:0]位控制,可以正向或負(fù)向調(diào)整各個(gè)邊沿,增量為TCLK的1/32。
一般性建議
調(diào)整DAC增益是控制發(fā)送脈沖幅度的簡(jiǎn)單方法,因?yàn)橹恍薷囊粋€(gè)寄存器便可以控制整個(gè)波形。在進(jìn)行波形調(diào)整時(shí)首先調(diào)整DAC增益,然后再調(diào)整各個(gè)獨(dú)立的Level Adjustment寄存器(如果需要的話),以獲得滿足要求的波形,這樣可以使總的調(diào)整步驟少。
DAC的輸出將受VDD的影響,VDD較低時(shí),也許很難達(dá)到DAC增益設(shè)置。改變VDD也會(huì)影響線驅(qū)動(dòng)器輸出級(jí)的電壓。
負(fù)值不用帶符號(hào)的整數(shù)表示,MSB是標(biāo)志位,LSB代表幅度,與符號(hào)無關(guān)。例如,-3在WLA[3:0]寄存器中表示為1011b (第3位為1代表負(fù)數(shù),接下來三位011是數(shù)值大?。?),而不是1101b (4位帶符號(hào)整數(shù))。
![]() |
過沖(1) -- 寄存器L1TXLAA WLA[4:0]
時(shí)鐘沿(1CE) -- 寄存器L1TXLAA CEA[2:0]
(1CE) = 從過沖至平臺(tái)的時(shí)鐘沿跳變
平臺(tái)(2) -- 寄存器L1TXLAB WLA[4:0]
時(shí)鐘沿(2CE) -- 寄存器L1TXLAB CEA[2:0]
(2CE) = 從平臺(tái)至下降沿時(shí)鐘沿跳變
下沖(3) -- 寄存器L1TXLAC WLA[4:0]
時(shí)鐘沿(3CE) -- 寄存器L1TXLAC CEA[2:0]]
(3CE) = 下降沿至下沖(3)結(jié)束的時(shí)鐘沿
下沖(4) -- 寄存器L1TXLAD WLA[4:0]
時(shí)鐘沿(4CE) -- 寄存器L1TXLAD CEA[2:0]
(4CE) = 下沖結(jié)束(3)至下沖恢復(fù)(4)的時(shí)鐘沿
下沖(5) -- 寄存器L1TXLAC WLA[4:0]
![]() |
過沖(1) -- 寄存器L1TXLAA WLA[4:0]
時(shí)鐘沿(1CE) -- 寄存器L1TXLAA CEA[2:0]
(1CE) = 過沖至平臺(tái)的時(shí)鐘沿
平臺(tái)(2) -- 寄存器L1TXLAB WLA[4:0]
時(shí)鐘沿(2CE) -- 寄存器L1TXLAB CEA[2:0]
(2CE) = 平臺(tái)至下降沿的時(shí)鐘沿跳變
注意:
EI模式中未用到寄存器L1TXAC、L1TXAD和L1TXAE。
DS26528和DS26524的LIU測(cè)試寄存器
表1提供了LIU 1的寄存器地址和說明,這些寄存器被復(fù)制為L(zhǎng)IU 2至8;
表2提供所有LIU測(cè)試寄存器的地址。DS26524不包含LIU 5至8
![]() |
LIU測(cè)試寄存器文件說明
下文給出了LIU 1的寄存器地址和說明。這些寄存器被復(fù)制為L(zhǎng)IU 2 至8。所有LIU測(cè)試寄存器的地址參見表2。
![]() |
第7位至第3位: 發(fā)送波形輸出電平1調(diào)整(WLA[4:0]),幅度從默認(rèn)值±360mV開始調(diào)整。
第7位 = 符號(hào)位('1' 表示負(fù))
第6位至第3位 = 數(shù)值(無符號(hào))
例如: LSB步長(zhǎng)為24mV
第2位至第0位: 時(shí)鐘沿調(diào)整(CEA[2:0]),時(shí)鐘沿從默認(rèn)值移動(dòng)±32x-clk。
<2> = 符號(hào)位('1' 表示負(fù))
<1:0> = 時(shí)鐘沿移動(dòng)32x-clk (無符號(hào))
![]() |
第7位至第3位: 發(fā)送波形輸出電平2調(diào)整(WLA[4:0]),幅度從默認(rèn)值±360mV開始調(diào)整。
第7位 = 符號(hào)位('1' 表示負(fù))
第6位至第3位 = 數(shù)值(無符號(hào))
例如:LSB步長(zhǎng)為24mV
第2位至第0位: 時(shí)鐘沿調(diào)整(CEA[2:0]),時(shí)鐘沿從默認(rèn)值移動(dòng)±32x-clk。
<2> = 符號(hào)位 ('1' 表示負(fù))
<1:0> = 時(shí)鐘沿移動(dòng)32x-clk (無符號(hào))
![]() |
第7位至第3位: 發(fā)送波形輸出電平3調(diào)整(WLA[4:0])。在±360mV范圍內(nèi)調(diào)整默認(rèn)幅度。
第7位 = 符號(hào)位('1' 表示負(fù))
第6位至第3位 = 數(shù)值(無符號(hào))
例如: LSB步長(zhǎng)為24mV
第2至0: 時(shí)鐘沿調(diào)整(CEA[2:0])。時(shí)鐘沿從默認(rèn)值移動(dòng)±32x-clk。
<2> = 符號(hào)位('1' 表示負(fù))
<1:0> = 時(shí)鐘沿移動(dòng)32x-clk (無符號(hào))
![]() |
第7位至3: 發(fā)送波形輸出電平4調(diào)整(WLA[4:0]),幅度從默認(rèn)值±360mV開始調(diào)整。
第7位 = 符號(hào)位('1' 表示負(fù))
第6位至第3位 = 數(shù)值(無符號(hào))
例如: LSB步長(zhǎng)為24mV
第2至0: 時(shí)鐘沿調(diào)整(CEA[2:0])。時(shí)鐘沿從默認(rèn)值移動(dòng)±32x-clk。
<2> = 符號(hào)位('1' 表示負(fù))
<1:0> = 時(shí)鐘沿移動(dòng)32x-clk (無符號(hào))
![]() |
第7位至4: 發(fā)送波形輸出電平4調(diào)整(WLA[4:0]),幅度從默認(rèn)值±360mV開始調(diào)整。
第7位 = 符號(hào)位('1' 表示負(fù))
第6位至第4位 = 數(shù)值(無符號(hào))
例如: LSB步長(zhǎng)為24mV
第3位至第0位: DAC增益調(diào)整(DAC[3:0]),修改DAC增益的設(shè)置如下。
![]() |
T1和E1發(fā)送波形數(shù)據(jù)
以下數(shù)據(jù)由DS26528DK得出,能夠代表DS26528和DS26524的預(yù)期結(jié)果。提供這些數(shù)據(jù)是為了作為一個(gè)參考,幫助設(shè)計(jì)者了解如何利用Level Adjustment寄存器控制T1和E1發(fā)送脈沖的幅度和定時(shí),以及能夠控制的范圍。這些數(shù)據(jù)在室溫以及3.3V VDD條件下獲得。
|
|
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 工業(yè)視覺檢測(cè)系統(tǒng)技術(shù)參數(shù)與選型運(yùn)維指南2026/1/4 14:50:21
- 工業(yè)視覺檢測(cè)系統(tǒng)核心知識(shí)解析2025/12/29 11:23:21
- 工業(yè)級(jí)電磁閥技術(shù)參數(shù)與選型運(yùn)維指南2025/12/29 11:06:44
- 工業(yè)控制系統(tǒng)遠(yuǎn)程訪問安全實(shí)操指南2025/12/25 10:04:23
- 工業(yè)控制系統(tǒng)網(wǎng)絡(luò)安全防護(hù)實(shí)操指南2025/12/25 9:53:54
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析




















