端接未使用的低電壓差分信號(hào)總線輸入(圖)
出處:wrh1025 發(fā)布于:2007-04-16 19:03:36
為不使用的LVDS輸入端端接方案舉例。
不使用的LVDS輸入端將使用差分信號(hào)端間擺幅大于200mV的差分輸入電壓進(jìn)行端接。
假設(shè)理想的共模電壓為1.25V,且差分信號(hào)端間需要400mV的電壓,那么所需的電流為4mA。因此V1電壓為1.45V,V0電壓為1.05V。
若Vdd為2.5V,
R1=(Vdd-V1)/4mA=(2.5-1.45)/4mA=262.5Ω
R2=V0/4mA=1.05/4mA=262.5Ω
若Vdd為3.3V,
R1=(Vdd-V1)/4mA=(3.3-1.45)/4mA=462.5Ω
R2=V0/4mA=1.05/4mA=262.5Ω
大多數(shù)LVDS輸入的共模范圍很廣。例如,典型輸入共模電壓為1.25V的網(wǎng)絡(luò)器件其輸入共模范圍可能為0~1.8V。因此,只要在器件共模范圍內(nèi),信號(hào)端間的電壓差大于200mV,未使用的LVDS輸入端就可以正確地被端接。換句話說(shuō),下面的端接方式也是可行的。
若Vdd=2.5V,
R=(Vdd-0.4)/4mA=(2.5-0.4)/4mA=525Ω
或 R=1kΩ,可以得到差模電壓約為227mV(>200mV)
這種端接的方案減少了所需電阻的個(gè)數(shù)。不足之處是在印刷電路板上無(wú)法接觸LVDS輸入的負(fù)端接端。
使用同樣的端接方案,如果需要考慮到所占用的板空間,可以采用一組LVDS輸入端接的方法。例如,10個(gè)正端子可以使用一個(gè)上拉電阻上拉。選擇這個(gè)上拉電阻值的時(shí)候,要考慮到保證所有差分端子間的電壓差大于200mV。
這種方法組成所示的等效輸入電阻網(wǎng)絡(luò)。
若Vdd=2.5V,R可以為100Ω,提供220mV的差模電壓,計(jì)算公式如下;一組有10個(gè)正端子的網(wǎng)絡(luò)有10個(gè)并聯(lián)電阻,其等效阻抗為100Ω。因此總電流為:
I=Vdd/(R+10)=2.5/(100+10)=22.73mA
根據(jù)基爾霍夫電流定律,支路電流為:
Ib=22.73/10=2.273mA
因此每個(gè)端子間的差模電壓為:
Vdiff=2.273mA×100=227.3mV
Vdiff大于差模電壓幅度200mV,所以這種端接方式可行。
注意,這些公式中使用的電阻值不是標(biāo)準(zhǔn)的電阻值。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- ARM技術(shù)架構(gòu)與應(yīng)用開發(fā)實(shí)踐指南2026/1/6 10:40:19
- 嵌入式實(shí)時(shí)操作系統(tǒng)(RTOS)選型與移植技術(shù)指南2025/12/31 10:42:31
- 工業(yè)嵌入式系統(tǒng):通信接口技術(shù)選型與抗干擾設(shè)計(jì)實(shí)踐2025/12/15 14:36:53
- 深入解析嵌入式 OPENAMP 框架:開啟異核通信新時(shí)代2025/7/22 16:27:29
- 一文快速了解OPENWRT基礎(chǔ)知識(shí)2025/7/14 16:59:04
- PCB焊盤與過(guò)孔設(shè)計(jì)核心實(shí)操規(guī)范(含可焊性與可靠性保障)
- 汽車電子常用電子元器件選型指南
- MOSFET驅(qū)動(dòng)與隔離方案設(shè)計(jì)
- 高溫環(huán)境下電源IC選型建議
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法









