LED照明的直流驅(qū)動電路設(shè)計(jì)新方法
出處:computer00 發(fā)布于:2007-11-29 11:25:26
作為鹵素?zé)舻蛪赫彰鞯囊环N替代技術(shù),LED照明日益流行。與鹵素?zé)襞莶煌氖牵琇ED沒有效率低、可靠性差以及使用壽命短等問題的困擾。本文描述了一種在直流照明系統(tǒng)中驅(qū)動大功率LED的新方法,這種解決方案能提供95%的效率、更長的使用壽命,并能承受更高的電氣和機(jī)械沖擊。
![]() |
|
圖1:使用降壓模式DC-DC轉(zhuǎn)換器的LED驅(qū)動。 |
當(dāng)Q1導(dǎo)通時(shí),電流流過LED、電容C2和電感。當(dāng)R1兩端的壓降達(dá)到Isense引腳的閾值電壓時(shí),Q1關(guān)斷并保持一個固定時(shí)間,電感中的能量流過D1和LED。經(jīng)過這個固定時(shí)間后,Q1重新導(dǎo)通,如此循環(huán)往復(fù)。
電路工作原理分析
下面對電路的工作原理進(jìn)行更詳細(xì)地分析,以得到電路參數(shù)及與系統(tǒng)設(shè)計(jì)相關(guān)的計(jì)算。下面從開關(guān)Q1在一個固定時(shí)間TON內(nèi)導(dǎo)通開始分析。ZXSC310將Q1導(dǎo)通直至它在Isense引腳上檢測到19mV電壓(標(biāo)稱值),于是達(dá)到此閾值電壓時(shí)Q1上的電流為19mV/R1,稱為IPEAK。
當(dāng)Q1導(dǎo)通,電流從電源流出,流過C1和串聯(lián)LED。假設(shè)LED正向壓降為VF,則剩下的電源電壓將全部落在L1上,稱為VL1,并使L1上的電流以di/dt=VL1/L1的斜率上升。其中di/dt單位為安培/秒、VL1的單位為伏、L1的單位為亨。
Q1 與 R1上的壓降忽略不計(jì),因?yàn)镼1的導(dǎo)通電阻RDS(ON)很小,且R1上的壓降總是小于19mV。19mV是Q1的關(guān)斷閾值電壓,依據(jù)Isense引腳的閾值電壓設(shè)置。
VIN=VF+VL1 TON=IPEAKxL1/ VL1
![]() |
|
圖2:12V系統(tǒng)的典型性能曲線。 |
現(xiàn)在看一下Q1關(guān)斷期間(TOFF)的情況。ZXSC300系列DC-DC控制器的TOFF在內(nèi)部被固定為1.7us(標(biāo)稱值),需要注意的是,如果用該值來計(jì)算電流斜坡,則其范圍為1.2μs,為3.2μs。
為盡量減少傳導(dǎo)損耗及開關(guān)損耗,TON不能比TOFF小太多。過高的開關(guān)頻率會造成較高的dv/dt,因此建議ZXSC300和310的工作頻率為200 kHz。假設(shè)固定TOFF為1.7μs,則TON值為5μs-1.7μs=3.3μs。然而這不是一個限制值,這些器件已可在2至3倍該頻率下工作,但轉(zhuǎn)換效率會降低。
在TOFF期間,儲存在電感中的能量將被轉(zhuǎn)移到LED,只在肖特基二極管上有一些損耗。儲存在電感中的能量為: EQ1
系統(tǒng)可以以連續(xù)或非連續(xù)模式工作,兩者之間的差別及對平均電流的影響將在后面部分中解釋。
如果TOFF恰好是電流達(dá)到零所需的時(shí)間,則LED中的平均電流將為IPEAK/2。實(shí)際上,電流可能會在TOFF之前達(dá)到零,此時(shí)平均電流將小于IPEAK/2,因?yàn)樵谶@個周期里有一段時(shí)間LED的電流為零,這稱為“非連續(xù)”工作模式。
如果經(jīng)過1.7μs后電流沒有達(dá)到零,而是下降到IMIN,則稱器件進(jìn)入“連續(xù)”工作模式。LED電流將在IMIN與IPEAK之間上升和下降(di/dt斜率可能不同),此時(shí)平均LED電流為IMIN與IPEAK的平均值。
![]() |
|
圖3:24V系統(tǒng)的典型性能曲線。 |
電源輸入電壓=VIN=12V,LED正向壓降=VF=9.6V,VIN =VF+VL1。因此,VL1=12V-9.6V=2.4V。
峰值電流=Vsense/R1=34mV/50m(=680mA,這里R1就是Rsense。
TON=IPEAKxL1/VL1
|
|
在上述等式中,近似認(rèn)為在整個電流上升與下降期間LED正向壓降不變。事實(shí)上它會隨電流升高而增大,但這些公式使設(shè)計(jì)計(jì)算的結(jié)果在實(shí)際電路所用器件的容差范圍內(nèi)。此外,VIN與VF之間的差值小于它們中的任何一個,所以6.2μs的上升時(shí)間將基本上取決于這些電壓值。
值得注意的是,對于9.6V的LED正向壓降以及300mV的肖特基二極管正向壓降來說,從680mA下降到零的時(shí)間為:
|
|
由于TOFF一般為1.7μs,所以電流有足夠的時(shí)間降到零。然而,盡管1.5μs已相當(dāng)接近1.7μs,因?yàn)槠骷娜莶睿?a target="_blank">線圈電流可能不能降到零。但這不是什么大問題,因?yàn)闅堄嚯娏鲿苄?。需要注意的是,由于對峰值電流的測量及關(guān)斷,不可能產(chǎn)生在具有固定TON時(shí)間的轉(zhuǎn)換器里發(fā)生的危險(xiǎn)的“電感階躍”(inductor staircasing)問題。由于電流可能永遠(yuǎn)都不會超過IPEAK,所以即使電流從一個有限值開始增長(即連續(xù)模式),也不會超過IPEAK,于是LED電流將近似等于680mA與0的平均值,即340mA。它并不是嚴(yán)格意義上的平均值,因?yàn)橛?00ns的時(shí)間里電流為零,但與IPEAK及器件容差相比這非常小。
圖2與圖3分別描述了12V與24V系統(tǒng)的性能。
電路設(shè)計(jì)計(jì)算
在TON期間(假設(shè)為非連續(xù)工作模式),電源的輸入功率等于VIN×IPEAK/2,因而電源的平均輸入電流等于該電流乘以TON相對于整個周期時(shí)間的比值。
|
|
從上式可看出平均電源電流是如何在較低電壓下隨著TON相對于固定的1.7μs的增加增大。這是符合功率原理的,因?yàn)楫?dāng)電源電壓較低時(shí),固定(或近似固定)的LED功率需要更多電源電流才能獲得相同功率。
|
表1:12V系統(tǒng)的材料清單。 |
因此,當(dāng)輸入電壓與輸出電壓的差別變得更大時(shí),從電感轉(zhuǎn)移到LED的能量比LED直接從電源獲取的能量要更多些。如果能計(jì)算出使電流正好在1.7μs時(shí)達(dá)到零的電感值L1及峰值電流IPEAK,則LED的功率將不會太依賴于電源電壓,因?yàn)榇藭r(shí)LED中的平均電流總是近似為IPEAK/2。
隨著電源電壓的增加,達(dá)到IPEAK所需的TON將減小,但LED的功率基本恒定,且在TON期間只吸取從零至IPEAK的電源電流。電源電壓越高,TON占整個周期的比例越小,所以較高電源電壓時(shí)的平均電源電流亦較小,這樣保持了功率(和效率)的恒定。
肖特基二極管正向壓降會使效率降低。例如,假設(shè)LED的VF為6V,肖特基二極管的VF為0.3V,則從電感轉(zhuǎn)移過來的能量的效率損失為5%,即肖特基二極管正向壓降與LED正向壓降之比。在TON期間,肖特基二極管不在電流回路中,故不會引入損耗,因此整個效率損失比取決于TON與TOFF之比。對于TON占整個周期的大部分的低電源電壓來說,由肖特基二極管引入的損耗并不大。當(dāng)LED電壓較高(多個LED串聯(lián))時(shí),肖特基二極管引入的損耗也不大,因?yàn)榇藭r(shí)肖特基二極管正向壓降在整個壓降所占的比例將更小。
本文小結(jié)
本文的電路設(shè)計(jì)顯示了如何在鹵素?zé)襞萏娲鷳?yīng)用中使用高效率電路驅(qū)動LED。盡管LED擁有比鹵素?zé)襞莞叩某跏汲杀?,但總成本比鹵素?zé)襞莸突蛘呦喈?dāng)。在一些很難進(jìn)行替代或替換費(fèi)用昂貴的應(yīng)用中,LED可能是的具有成本效益的解決方案。隨著LED照明輸出效率逐步提高以及成本降低,使用LED照明的趨勢將會更加明顯。
上一篇:寬頻帶視頻放大輸出電路
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測試點(diǎn)設(shè)計(jì)與檢測適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析












