DesignWare® USB 2.0nanoPHY IP已獲USB標(biāo)志
出處:非常溫柔 發(fā)布于:2007-11-19 09:44:53
DesignWare USB 2.0 nanoPHY IP針對高容量和功耗要求高的應(yīng)用進行了優(yōu)化,可同時實現(xiàn)小尺寸和低功耗。該PHY獨特的可調(diào)性使設(shè)計者能夠根據(jù)工藝變化和系統(tǒng)寄生效應(yīng)做出快速調(diào)整,從而實現(xiàn)高良率和強大的互操作性。DesignWare USB 2.0 nanoPHY是整套USB協(xié)議實施解決方案的一部分,整套方案還包括OTG數(shù)字控制器、主控制器和驗證IP。經(jīng)過硅驗證的DesignWare USB OTG解決方案已在的消費、計算和無線產(chǎn)品實現(xiàn)量產(chǎn)。
用于PCI Express的 DesignWare PHY IP與PCI Express 1.1兼容,可提供功耗,相當(dāng)于競爭產(chǎn)品的一半,并可保證接收器和小尺寸芯片的出色容限性能。該IP的內(nèi)置診斷引擎和ATE測試向量能夠?qū)HY進行快速生產(chǎn)測試。此外,用于PCI Express的 DesignWare PHY IP還可提供x1 到 x8局域網(wǎng)仿真配置,支持打線封裝和倒裝芯片封裝。用于PCI Express的 DesignWare PHY IP是經(jīng)過硅驗證的完整PCIe解決方案的一部分,該解決方案還包括終端、雙重模式、根聯(lián)合體、交換IP和驗證IP。
中芯國際市場及銷售部門副總裁歐陽雄表示:“Synopsys為我們的客戶提供了業(yè)內(nèi)的USB和PCIe IP,這些產(chǎn)品具有卓越豐富的性能和出色的技術(shù)支持。將Synopsys公司經(jīng)過硅驗證的IP與我們的制造工藝技術(shù)結(jié)合,設(shè)計者能夠?qū)崿F(xiàn)快速上市的目標(biāo),同時這也是低風(fēng)險快速實現(xiàn)量產(chǎn)的途徑。”
Synopsys IP及服務(wù)業(yè)務(wù)市場總監(jiān)John Koeter表示:“與中芯國際合作,將我們的PCIe 和 USB IP用于中芯國際的0.13微米工藝,對其進行硅驗證和,表明我們不斷為客戶提供業(yè)內(nèi)的標(biāo)準(zhǔn)連接IP。我們將為設(shè)計者提供經(jīng)過的高質(zhì)量IP解決方案,并將隨著先進工藝技術(shù)的發(fā)展而不斷完善,以滿足客戶的嚴格要求?!?
供貨
基于中芯國際0.13微米工藝的DesignWare USB 2.0 PHY IP、USB 2.0 nanoPHY IP和PCI Express PHY IP 現(xiàn)已供貨。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計運維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14









